Latency oriented processor architecture とは

レイテンシ指向プロセッサアーキテクチャは、レイテンシの低いシリアルコンピューティングスレッドを提供するように設計されたマイクロプロセッサのマイクロアーキテクチャである。これは、1970年代以来開発されているほとんどの中央処理装置(CPU)の典型的なものです。これらのアーキテクチャは、一般に、与えられた時間枠内で、単一のシリアルスレッドに属する命令を可能な限り多く実行することを目的としています。フェッチからリタイアの段階まで完全に単一の命令を実行する時間は、場合によっては数サイクルから数百サイクルまで変化する可能性がある。レイテンシ指向のプロセッサアーキテクチャは、スループット指向のプロセッサとは逆の機能を果たします。プロセッサアーキテクチャでは、個々のスレッドのサービスレイテンシではなく、システム全体のスループットが向上します。