Pipeline burst cache とは

コンピュータ・エンジニアリングでは、パイプライン・バースト・キャッシュ・メモリの作成と開発は、スーパースカラ・アーキテクチャの開発の不可欠な部分です。これは、同期バーストキャッシュと非同期キャッシュの代わりに1990年代半ばに導入され、現在までコンピュータで使用されています。これは、基本的に、待ち状態を最小限に抑えることによってキャッシュメモリの動作の速度を増加させ、それによってプロセッサの計算速度を最大にする。パイプライン化とバースト化技術を実装することで、高性能コンピューティングが保証されます。これは、スーパースカラアーキテクチャの開発が依拠する非常に原則である、並列性の原則に基づいて動作します。パイプラインバーストキャッシュは、DRAMコントローラとチップセットの設計で見つけることができます。