Berkeley IRAM project とは

カリフォルニア大学バークレー校のコンピュータサイエンス部門の1996-2004年の研究プロジェクトでは、バークレーのIRAMプロジェクトは、メモリとプロセッサ間の広い帯域幅を可能にし、同じ集積回路(チップ)上に設計された場合に可能になりました。このようなチップは主にランダムアクセスメモリ(RAM)で構成され、中央処理装置(CPU)に必要な部品が少なくて済み、研究チームは「インテリジェントRAM」(IRAM)という用語を使用して、このアーキテクチャのチップ。この研究の主な目的は、MITのJ-Machineプロジェクトと同様に、メモリとCPU間の接続が別々の集積回路間で比較的狭いメモリバスである場合に発生するボン・ノイマンのボトルネックを回避することでした。