Pass transistor logic とは

エレクトロニクスでは、パストランジスタロジック(PTL)は、集積回路の設計に使用されるいくつかの論理ファミリを記述する。これは、冗長トランジスタを除去することによって、異なる論理ゲートを作るために使用されるトランジスタの数を減少させる。トランジスタは、電源電圧に直接接続されたスイッチではなく、回路のノード間でロジックレベルをパスするスイッチとして使用されます。これは能動素子の数を減少させるが、各段階で高論理レベルと低論理レベルとの間の電圧の差が減少するという欠点を有する。直列の各トランジスタは、その入力においてよりもその出力において飽和しにくい。いくつかのデバイスが論理経路内で直列に接続されている場合、信号電圧を完全な値に戻すために従来構築されたゲートが必要となることがあります。対照的に、従来のCMOSロジックはトランジスターをスイッチングして出力が電源レールの1つに接続されるため、連続チェーンのロジック電圧レベルは低下しません。十分な性能を確保するために、回路のシミュレーションが必要な場合があります。